目录
一 门级仿真分类
二 门级仿真目标
一 门级仿真分类
后仿即门级仿真(gate level),是和RTL(register transfer level)相对应的。
所谓网表(netlist),就是一堆基础单元(比如standard cell、比如sram cell)之间的连线(net)的列表,是和电路图形相对应的。
门级网表通常可以指综合之后得到的网表(没有时钟树),也可以指布局布线之后的网表(带有时钟树)。
需要明确的是,门级网表中只是连接关系的列表,并不包含基础单元本身。基础单元的行为,是通过各自的仿真模型(model)来体现的,它通常是独立于门级网表存在的。
相对于RTL仿真,门级仿真占用的计算资源虽然很多,但是在静态时序检查(STA)工具普遍应用之前,带时序的动态门级仿真几乎可以说是唯一的timing sign-off手段了。
门级仿真可能分为3种:
(阶段1): 不带时序反标的综合网表门级仿真:零延时仿真,基于syn综合的网表,因为在布局布线之前,所以也叫前仿;为阶段2 做准备
(阶段2): 不带时序的布局布线门级网表仿真:经过布局布线,带有时钟树,但是没有反标延迟信息 ; 为阶段3做准备
(阶段3): 带时序反标(back-annotation)的门级仿真(布局布线之后的仿真,也叫后仿);最终signoff
二 门级仿真目标
检查时序约束(SDC)的完备性——防止约束的遗漏
检查异步电路的时序——STA工具无能为力
检查网表的完备性——防止综合、布局布线过程中的意外
为后续流程如功耗(Power)分析、压降(IR Drop)分析提供波形——更准确
测试向量的仿真——只有门级网表才包含扫描链